### **UART**

# 논리회로실습

부경대 컴퓨터 인공지능공학부 최필주

### 목차

- UART 개요
- 하드웨어 설계
  - Rx 모듈
  - Tx 모듈

- UART란?
  - Universal Asynchronous Receiver / Transmitter의 약자
  - 두 장치 간 직렬 데이터 교환을 위한 프로토콜

● 장치간 UART 연결



### ● UART 통신 방식



• 하드웨어 설계 시 고려 사항



• 하드웨어 설계 시 고려 사항



- Baud rate
  - 초당 전송하는 symbol의 수
  - 1200, 2400, 4800, 9600, 14400, 19200, 38400, 56000, 57600, 115200, ... 사용
  - UART에서는 1 baud = 1 bit이므로 baud rate = bps(bits per second)

• 하드웨어 설계 시 고려 사항



- 1비트 전송에 필요한 clock cycle 수
  - 계산:  $\left[\frac{clock\_frequency}{baud\_rate}\right]$

|               | 1200  | 2400  | 4800  | 9600  | 14400 | 19200 | 38400 | 56000 | 57600 | 115200 |
|---------------|-------|-------|-------|-------|-------|-------|-------|-------|-------|--------|
| 100 MHz       | 83334 | 41667 | 20834 | 10417 | 6945  | 5209  | 2605  | 1786  | 1737  | 869    |
| 80 MHz        | 66667 | 33334 | 16667 | 8334  | 5556  | 4167  | 2084  | 1429  | 1389  | 695    |
| <b>50 MHz</b> | 41667 | 20834 | 10417 | 5209  | 3473  | 2605  | 1303  | 893   | 869   | 435    |
| 40 MHz        | 33334 | 16667 | 8334  | 4167  | 2778  | 2084  | 1042  | 715   | 695   | 348    |
| 25 MHz        | 20834 | 10417 | 5209  | 2605  | 1737  | 1303  | 652   | 447   | 435   | 218    |
| 20 MHz        | 16667 | 8334  | 4167  | 2084  | 1389  | 1042  | 521   | 358   | 348   | 174    |
| <b>16 MHz</b> | 13334 | 6667  | 3334  | 1667  | 1112  | 834   | 417   | 286   | 278   | 139    |
| 8 MHz         | 6667  | 3334  | 1667  | 834   | 556   | 417   | 209   | 143   | 139   | 70     |
| 5 MHz         | 4167  | 2084  | 1042  | 521   | 348   | 261   | 131   | 90    | 87    | 44     |
| 2 MHz         | 1667  | 834   | 417   | 209   | 139   | 105   | 53    | 36    | 35    | 18     |
| 1 MHz         | 834   | 417   | 209   | 105   | 70    | 53    | 27    | 18    | 18    | 9      |

● 입력과 출력



| 이름      | 구분 |     | bits | 설명                                 |
|---------|----|-----|------|------------------------------------|
| i_Clk   |    | 기본  | 1    | positive clock 신호                  |
| i_Rst   | 입력 | 기근  | 1    | negative reset 신호(0: reset, 1: 동작) |
| i_Rx    |    | 데이터 |      | UART Rx 신호                         |
| o_fDone | 출력 | 상태  | 1    | 수신 완료                              |
| o_Data  |    | 데이터 | 8    | 수신한 데이터                            |

- CYCLES\_PER\_BIT = CLK\_FREQ / BAUD
- fLstClk = c\_ClkCnt == CYCLES\_PER\_BIT
- fCapture = c\_ClkCnt == CYCLES\_PER\_BIT/2
- fLstBit = fLstClk && &c\_BitCnt



- CYCLES\_PER\_BIT = CLK\_FREQ / BAUD
- fLstClk = c\_ClkCnt == CYCLES\_PER\_BIT
- fCapture = c\_ClkCnt == CYCLES\_PER\_BIT/2
- fLstBit = fLstClk && &c\_BitCnt



| State      | Regs.    | bits | <b>IDLE</b> | RX_START | RX_DATA                                 | RX_STOP |  |  |
|------------|----------|------|-------------|----------|-----------------------------------------|---------|--|--|
|            | n_Rx     | 1    |             |          | i_Rx                                    |         |  |  |
| Daga       | n_ClkCnt | 8    | 0           |          | fLstClk?0:c_ClkCnt+1                    |         |  |  |
| Regs.      | n_BitCnt | 3    | X           | 0        | fLstClk ? c_BitCnt + 1 : c_BitCnt       | X       |  |  |
|            | n_Data   | 8    | X           | X        | fCapture ? {c_Rx, c_Data[7:1]} : c_Data | c_Data  |  |  |
| Overticent | o_fDone  | 1    | 0           | 0        | 0                                       | 1       |  |  |
| Output     | o_Data   | 8    | 0           | 0        | 0                                       | c_Data  |  |  |

- o\_fDone = c\_State == RX\_STOP
- o\_Data = o\_fDone ? c\_Data : 0



| State | Regs.    | bits | <b>IDLE</b> | RX_START                                  | RX_DATA                           | RX_STOP |  |  |  |
|-------|----------|------|-------------|-------------------------------------------|-----------------------------------|---------|--|--|--|
|       | n_Rx     | 1    |             | i_Rx                                      |                                   |         |  |  |  |
|       | n_ClkCnt | 8    | 0           |                                           | X                                 |         |  |  |  |
| Regs. | n_BitCnt | 3    | X           | 0                                         | fLstClk ? c_BitCnt + 1 : c_BitCnt | X       |  |  |  |
|       | n_Data   | 8    | X           | X fCapture ? {c_Rx, c_Data[7:1]} : c_Data |                                   | C_Data  |  |  |  |

- $n_Rx = i_Rx$
- n ClkCnt = fIncClkCnt ? C ClkCnt + 1 : 0
- n\_BitCnt = fRxData ? fLstClk ? c\_BitCnt + 1 : c\_BitCnt : 0
- n\_Data = fCaptureData ? {c\_Rx, c\_Data[7:1]} : c\_Data

- 실습 명세
  - 입력: i\_Rx(1)
  - 출력: o\_FND0(7), o\_FND1(7)
  - 모듈 이름: Rx\_Top
  - 동작
    - 1바이트를 전송하면 4비트씩의 값을 FND에 표시함
      - 예) 0x39을 전송하면 3,9가 FND에 표시됨
  - 사용할 파일
    - 첫 번째 시뮬레이션: tb\_Rx, UART\_RX
    - 두 번째 시뮬레이션: tb\_Rx\_Top, UART\_RX, Rx\_Top, FND
    - FPGA: UART\_RX, Rx\_Top, FND

● 실습 - 구조 설계



• 실습 – FPGA 연결



#### GPIO0

| 0   | 1   |
|-----|-----|
| 2   | 3   |
| 4   | 5   |
| 6   | 7   |
| 8   | 9   |
| VCC | GND |
| 10  | 11  |
| 12  | 13  |
| 14  | 15  |
| 16  | 17  |
| 18  | 19  |
| 20  | 21  |
| 22  | 23  |
| 24  | 25  |
| VCC | GND |
| 26  | 27  |
| 28  | 29  |
| 30  | 31  |
| 32  | 33  |
| 34  | 35  |

#### GPIO1

| 0   | 1      |
|-----|--------|
| 2   | 3      |
| 4   | 5      |
| 6   | 5<br>7 |
| 8   | 9      |
| VCC | GND    |
| 10  | 11     |
| 12  | 13     |
| 14  | 15     |
| 16  | 17     |
| 18  | 19     |
| 20  | 21     |
| 22  | 23     |
| 24  | 25     |
| VCC | GND    |
| 26  | 27     |
| 28  | 29     |
| 30  | 31     |
| 32  | 33     |
| 34  | 35     |
|     |        |

- 실습 UART 프로그램
  - 장치 관리자에서 COM 포트 번호 확인
  - 미인식 시 드라이버 설치



● 입력과 출력



| 이름       | -  | 구분      | bits | 설명                                 |
|----------|----|---------|------|------------------------------------|
| i_Clk    |    | 기본      | 1    | positive clock 신호                  |
| i_Rst    | 입력 | 기근      | 1    | negative reset 신호(0: reset, 1: 동작) |
| i_fTx    | 합벅 | 제어      | 1    | 송신 시작 신호                           |
| i_Data   |    | 데이터     | 8    | 송신할 데이터                            |
| o_fDone  | 출력 | 상태      | 1    | 송신 완료                              |
| o_fReady |    | 들력   경대 | 1    | 송신 가능 상태                           |
| o_Tx     |    | 데이터     | 1    | UART Tx 신호                         |

- CYCLES\_PER\_BIT = CLK\_FREQ / BAUD
- fLstClk = c\_ClkCnt == CYCLES\_PER\_BIT
- fLstBit = fLstClk && &c\_BitCnt



| State  | Dogg     | bits | IDLE        |             | TX_START             | TX_DATA                           | TX STOP |  |  |
|--------|----------|------|-------------|-------------|----------------------|-----------------------------------|---------|--|--|
| State  | Regs.    | DILS | $i_fTx = 0$ | $i_fTx = 1$ | IA_SIAKI             | IA_DAIA                           | IA_SIOI |  |  |
|        | n_ClkCnt | 8    |             | 0           | fLstClk?0:c_ClkCnt+1 |                                   |         |  |  |
| Regs.  | n_BitCnt | 3    | X           |             | 0                    | fLstClk ? c_BitCnt + 1 : c_BitCnt | X       |  |  |
|        | n_Data   | 8    | X           | i_Data      | c_Data               | fLstClk?c_Data[7:1]:c_Data        | X       |  |  |
|        | o_fDone  | 1    | 0           |             | 0                    | 0                                 | fLstClk |  |  |
| Output | o_fReady | 1    | 1           |             | 0                    | 0                                 | 0       |  |  |
|        | o_Tx     | 1    |             | 1           | 0                    | c_Data[0]                         | 1       |  |  |

- CYCLES\_PER\_BIT = CLK\_FREQ / BAUD
- fLstClk = c\_ClkCnt == CYCLES\_PER\_BIT
- fLstBit = fLstClk && &c\_BitCnt



| State  | Regs.    | bits | IDLE<br>  i_fTx = 0   i_fTx = 1 | TX_START | TX_DATA                           | TX_STOP       |  |  |
|--------|----------|------|---------------------------------|----------|-----------------------------------|---------------|--|--|
|        | n_ClkCnt | 8    | 0                               |          | fLstClk?0:c_ClkCnt+1              |               |  |  |
| Regs.  | n_BitCnt | 3    | X                               | 0        | fLstClk ? c_BitCnt + 1 : c_BitCnt | X             |  |  |
|        | n_Data   | 9    | {8'hXX, 1'b1} {i_Data, 1'b0}    | fLstClk  | ? {1'b1, c_Data[8:1]} : c_Data    | {8'hXX, 1'b1} |  |  |
|        | o_fDone  | 1    | 0                               | 0        | 0                                 | fLstClk       |  |  |
| Output | o_fReady | 1    | 1                               | 0        | 0                                 | 0             |  |  |
|        | o_Tx     | 1    | c_Data[0]                       |          |                                   |               |  |  |

- CYCLES\_PER\_BIT = CLK\_FREQ / BAUD
- fLstClk = c\_ClkCnt == CYCLES\_PER\_BIT
- fLstBit = fLstClk && &c\_BitCnt



| State  | Regs.    | bits | IDLE                    | TX_START | TX_DATA | TX_STOP |  |  |  |
|--------|----------|------|-------------------------|----------|---------|---------|--|--|--|
| State  |          | DILS | $i_fTx = 0$ $i_fTx = 1$ | IA_SIAKI | IA_DAIA | IA_SIUI |  |  |  |
|        | o_fDone  | 1    | 0                       | 0        | 0       | fLstClk |  |  |  |
| Output | o_fReady | 1    | 1                       | 0        | 0       | 0       |  |  |  |
|        | o_Tx     | 1    | c_Data[0]               |          |         |         |  |  |  |

- o\_fDone = c\_State == TX\_STOP && fLstClk
- o\_fReady = c\_State == IDLE
- $\bullet o_Tx = c_Data[0]$

- CYCLES\_PER\_BIT = CLK\_FREQ / BAUD
- fLstClk = c\_ClkCnt == CYCLES\_PER\_BIT
- fLstBit = fLstClk && &c\_BitCnt
- fIncClktCnt = c\_State != IDLE && !fLstClk



| State | Regs.    | bits | II                           | DLE         | TX START                 | TV DATA                           | TV CTOD |  |  |
|-------|----------|------|------------------------------|-------------|--------------------------|-----------------------------------|---------|--|--|
| State |          |      | $i_fTx = 0$                  | $i_fTx = 1$ | IA_SIAKI                 | TX_DATA                           | TX_STOP |  |  |
|       | n_ClkCnt | 8    | 0                            |             | fLstClk? 0: c_ClkCnt + 1 |                                   |         |  |  |
| Regs. | n_BitCnt | 3    |                              | 0           |                          | fLstClk ? c_BitCnt + 1 : c_BitCnt | 0       |  |  |
|       | n_Data   | 9    | {8'hXX, 1'b1} {i_Data, 1'b0} |             | fLstClk '                | {8'hXX, 1'b1}                     |         |  |  |

- $n_{ClkCnt} = fIncClkCnt ? C_{ClkCnt} + 1 : 0$
- n\_BitCnt = fTxData ? fLstClk ? c\_BitCnt + 1 : c\_BitCnt : 0
- n\_Data = fIdle && i\_fTx ? {i\_Data, 1'b0} : fLstClk ? {1'b1, c\_Data[8:1]} : c\_Data

- 실습 명세
  - 입력: i\_Rx(1), i\_Push(4)
  - 출력: o\_Tx(1), o\_FND0(7), o\_FND1(7)
  - 모듈 이름: UART\_Top
  - 동작
    - Push을 누르면 누른 위치(0~3)을 전송함
    - 1바이트를 전송하면 4비트씩의 값을 FND에 표시함
      - 예) 0x39을 전송하면 3, 9가 FND에 표시됨

● 실습 - 구조 설계

